일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | 4 | 5 | ||
6 | 7 | 8 | 9 | 10 | 11 | 12 |
13 | 14 | 15 | 16 | 17 | 18 | 19 |
20 | 21 | 22 | 23 | 24 | 25 | 26 |
27 | 28 | 29 | 30 |
- junction area capacitance
- Threshold voltage
- 반전증폭기
- MOSFET
- Gate Capacitance
- short channel effect
- BSIM4 parasitic capacitance
- 플립플롭
- BSIM4 manual
- junction capacitance
- BSIM4 diffusion resistor
- MOSFET Gate Capacitance
- fringing capacitance
- 벌크 전하 효과
- BSIM4
- LDMOS Gate Capacitance
- SCE
- MOSFET parasitic capacitance
- CGD
- NRS
- diffusion resistor
- MOSFET NRD NRS
- HV Gate Capacitance
- opamp
- Overlap capacitance
- Flipflop
- pocket implant
- leakage current
- bulk charge effect
- 문턱전압
- Today
- Total
목록BSIM4 manual (2)
날아라팡's 반도체 아카이브

오늘의 포스팅 내용은 MOSFET 소자에서 Drain/Source 영역에 의한 resistor 성분에 대하여 알아보겠습니다. 아래와 같이 Active area와 Poly gate로 단순화된 MOSFET 소자의 Top view를 보겠습니다. (물론 조금 더 자세히 표현하자면 Contact 표시가 있어야 합니다.) 일단 위 사진에서 나오는 용어들을 간단히 정리하도록 하겠습니다. 가운데 Gate를 기준으로 좌측은 Source, 우측은 Drain으로 정의되어 있습니다. - NRD : Number of "square" in drain diffusion - NRS : Number of "square" in source diffusion 여기서 말하는 Square는 아래 저항공식에서 빨간색 박스 부분에 해당합니다. ..

이번 포스팅은 BSIM4 Manual에서 "Chapter 5. Drain Current Model" 중 Source/Drain Resistance Model에 대하여 알아보겠습니다. 먼저 MOSFET 에서 저항을 표시하면 아래 그림과 같습니다. Chapter 5.3에서는 Asymmetric and Bias-Dependent Source/Drain Resistance Model을 다루고 있습니다. 해당 내용을 발췌하도록 하겠습니다. (영문 해석상 의역하였습니다.) 5.3 Asymmetric and Bias-Dependent Source/ Drain Resistance Model BSIM4 models source/drain resistances in two components: bias-independen..