일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | 4 | |||
5 | 6 | 7 | 8 | 9 | 10 | 11 |
12 | 13 | 14 | 15 | 16 | 17 | 18 |
19 | 20 | 21 | 22 | 23 | 24 | 25 |
26 | 27 | 28 | 29 | 30 | 31 |
- MOSFET
- Flipflop
- NRS
- leakage current
- SCE
- BSIM4
- pocket implant
- fringing capacitance
- BSIM4 manual
- MOSFET Gate Capacitance
- Gate Capacitance
- 벌크 전하 효과
- junction area capacitance
- MOSFET parasitic capacitance
- diffusion resistor
- MOSFET NRD NRS
- BSIM4 parasitic capacitance
- LDMOS Gate Capacitance
- 문턱전압
- bulk charge effect
- short channel effect
- 플립플롭
- junction capacitance
- 반전증폭기
- opamp
- Threshold voltage
- HV Gate Capacitance
- CGD
- BSIM4 diffusion resistor
- Overlap capacitance
- Today
- Total
목록Electronic circuit (7)
날아라팡's 반도체 아카이브
2020/11/11 - [Electronic circuit/Analog] - OPAMP 기초 OPAMP 기초 지난 포스팅에서 아래와 같은 8-bit ADC 회로에 대한 간단한 분석(?)을 진행하였다. 자세한 내용은 아래 포스팅 내용을 확인하도록 하자. 2020/11/10 - [Electronic circuit/Analog] - 8 bit ADC 회로 분석_개요 8.. zzoonijjoons.tistory.com 위 포스팅을 통해 Ideal OPAMP 특성과 Negative feedback이 적용된 Inverting Amplifier와 Non-Inverting Amplifier가 있다고 언급했다. 이번 포스팅은 Inverting Amplifier과 Non Inverting Amplifier에 대해 알아보자..
지난 포스팅에서 아래와 같은 8-bit ADC 회로에 대한 간단한 분석(?)을 진행하였다. 자세한 내용은 아래 포스팅 내용을 확인하도록 하자. 2020/11/10 - [Electronic circuit/Analog] - 8 bit ADC 회로 분석_개요 8 bit ADC 회로 분석_개요 이번 포스팅은 실제 업무에서 경험한 Analog 회로에 대해 분석할 것이며, 아래 block diagram은 실제 업무에서 본 것을 도식화것으로 설계자가 어떤 의도로 아래와 같이 구성했는지 모르겠다.(참고 zzoonijjoons.tistory.com 이번 포스팅은 2번인 OPAMP에 대해 알아보도록 하겠다. 간단히 서술하자면 Non-Inverting OPAMP인 것을 파악할 수 있으며, 근거는 다음과 같다. 1. OPAM..
이번 포스팅은 실제 업무에서 경험한 Analog 회로에 대해 분석할 것이며, 아래 block diagram은 실제 업무에서 본 것을 도식화것으로 설계자가 어떤 의도로 아래와 같이 구성했는지 모르겠다.(참고로 본인은 전자공학도이지만 회로 업무를 하지 않는다...)당황스럽게도 고객에게 문의가 들어오면 아래처럼 아무런 설명없이 회로를 던져주는게 대부분이다. * 참고로 모르는 부분을 처음부터 공부하긴 힘들어 Top-Down 방식으로 Analog 회로 관련 지식을 정리하고자한다. 간략하게 알고 있는 조건은 Component별 조건은 아래에 적었다. # Component별 조건 1. VDD = 3.3V 2. R1 = 1k ohm // R2 = Open // R3 = 0 ohm // YT = 1.5 ohm // Rd..
이번 포스팅은 Frequency Divider(이하 디바이더)필요성과 동작에 대해서 알아보겠다. 디바이더는 주파수를 작게 해주는데(보통 분주한다 라고 표현한다. ), 이것은 곧 주기가 길어지는 것을 의미한다. 요즘 같이 5G처럼 고속으로 데이터를 전송하기 위해선 고주파수가 필요하다. 그런데 주파수를 작게 한다니 무슨 시대에 역행하는 건가? 디바이더의 다양한 활용이 있겠지만 본인은 실제 측정 관점에서 설명할 것이다. 2020/09/08 - [BSIM Model/회로지식] - Ring oscillator 동작Ring oscillator 동작이번 포스팅은 전자회로에서 흔히 사용되는 Ring Oscillator(이하 RO)에 대해 알아볼 것이다. RO에 대한 이해는 SPICE MODELING 업무에 있어서도 매..
이전 포스팅을 통해 S-R FLIP-FLOP(이하 SR FF)의 동작에 대해 이해했다. 2020/09/08 - [BSIM Model/회로지식] - FLIP-FLOP : S-R FLIP-FLOP 이해FLIP-FLOP : S-R FLIP-FLOP 이해이번 포스팅은 회로설계에서 기본이 되는 FLIP-FLOP을 알아볼 것이다. 전공책에 적혀있는 FLIP-FLOP(이하 FF) 정의를 적어 보겠다. FF는 동기식 쌍안정 소자로서 쌍안정 멀티바이브레이터이다. 여기에�zzoonijjoons.tistory.com 이번 포스팅에선 D FLIP-FLOP(이하 D FF)을 SR FF의 동작을 이해한 것을 기반으로 해석할 것이다. D FF의 Block diagram은 아래와 같다. 그리고 D FF는 SR FF에서 S, R 신호..
이번 포스팅은 회로설계에서 기본이 되는 FLIP-FLOP을 알아볼 것이다. 전공책에 적혀있는 FLIP-FLOP(이하 FF) 정의를 적어 보겠다. FF는 동기식 쌍안정 소자로서 쌍안정 멀티바이브레이터이다. 여기에서 "동기식"이라는 의미는 클럭이라고 하는 트리거 입력의 특정한 지점에서 출력상태가 바뀐다는 의미이다. 즉 에지 트리거 플립플롭에서 출력의 변화는 클럭에 동기되어 발생한다. 말이 되게 어렵다...영어 원문을 한국어로 번역을 해버리니 한국사람도 이해하기 어려운 아이러니가 발생한다... 잡담은 집어치우고 간단히 설명하면 "FF는 클럭신호의 특정 지점에서 출력상태가 바뀌는 소자"이다.(사실 본인도 깔끔한 정리가 안된다;;) 우리가 흔히 말하는 FF이라는 말에는 앞에 "에지 트리거"라는 말이 생략되어 있다..
이번 포스팅은 전자회로에서 흔히 사용되는 Ring Oscillator(이하 RO)에 대해 알아볼 것이다. RO에 대한 이해는 SPICE MODELING 업무에 있어서도 매우 중요하다. 특히 Logic device를 추출할 때 가장 중요하다. 그 이유는 엔지니어가 추출하는 logic device로 로직 회로(INVERTER/NAND/NOR 등등)을 설계하기 때문이다. RO를 설명하기에 앞서 동작을 이해하기 위해 디지털 시스템에 대해 이해하고 있어야 한다. Ro 이해를 위한 기본 지식은 아래 포스팅에 정리했으니 참고 바란다. 2020/09/08 - [BSIM Model/회로지식] - 디지털 시스템 이해를 위한 기초 지식디지털 시스템 이해를 위한 기초 지식8디지털 시스템이란 데이터를 참 또는 거짓(1 또는 0..