Notice
Recent Posts
Recent Comments
Link
250x250
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | ||||
4 | 5 | 6 | 7 | 8 | 9 | 10 |
11 | 12 | 13 | 14 | 15 | 16 | 17 |
18 | 19 | 20 | 21 | 22 | 23 | 24 |
25 | 26 | 27 | 28 | 29 | 30 | 31 |
Tags
- BSIM4 manual
- MOSFET parasitic capacitance
- diffusion resistor
- BSIM4 diffusion resistor
- Threshold voltage
- CGD
- junction capacitance
- Gate Capacitance
- HV Gate Capacitance
- Overlap capacitance
- pocket implant
- fringing capacitance
- junction area capacitance
- LDMOS Gate Capacitance
- Flipflop
- 문턱전압
- 플립플롭
- MOSFET NRD NRS
- BSIM4 parasitic capacitance
- 벌크 전하 효과
- leakage current
- MOSFET Gate Capacitance
- MOSFET
- opamp
- short channel effect
- SCE
- 반전증폭기
- bulk charge effect
- BSIM4
- NRS
Archives
- Today
- Total
목록Subthreshold slope (1)
날아라팡's 반도체 아카이브

실제 MOSFET에 흐르는 전류의 그래프를 그려보면 게이트 전압이 채널이 형성되기 시작하는 전압인 Threshold voltage에 도달하기 이전에도 전류가 흐르는 것을 이전 포스팅에서 확인했다. 그렇다면 어떻게 threshold voltage를 가해주기 이전에 전류가 흐를 수 있는지를 살펴보자. (1) Gate 전압 Vg=Vfb Flat band를 가지며 drain 전압이 가해지지 않은 상태의 source-body-drain을 따라 그린 energy band diagram은 위와 같다. Source-Body 및 Drain-Body 사이의 2개의 PN 접합이 존재하는 것을 확인할 수 있다. PN 접합이 생기면 diffusion이 일어나며 depletion region이 생겨나게 되고 내부의 전기장의 세기..
DEVICE PHYSICS
2020. 11. 2. 12:00